搜索新闻

LED电子显示屏真彩显示的几种关键技术

逻辑电路设计中的ISP技术
来源:西安工程科技学院 更新日期:2007-08-07 作者:刘曙光
内容导航:  分页浏览 | 全文浏览

6、 逻辑电路设计中的ISP技术

    在早期的LED电子显示屏显示控制电路中,大量采用的是常规数字电路系统设计,用数字电路组合出复杂控制逻辑。在常规数字电路系统设计中,当电路设计完成后,须先制作电路板,然后安装元件,调试。如果电路板的逻辑功能不符合要求就必须重新设计制作电路板,再重新调试,直到实现逻辑功能为止。很显然,这种设计方法的设计周期长,成本高,且成品可靠性差,维修麻烦。利用普通可编程的逻辑器件,虽可减少印刷电路板的设计与制作,但在修改该逻辑时仍旧不能避免器件的反复插拔。

    在系统可编程技术(In-System Programmable,缩写ISP),是指在用户自己设计的目标系统中或电路板上为重构逻辑器件编程或反复改写的能力。常规PLD在使用中通常是先编程后装配,而采用ISP技术的PLD则是先装配后编程,成为产品之后还可以反复编程。在系统可编程技术的出现,从实践上实现了逻辑设计师们多年来梦寐以求的“硬件设计与修改软件化”的愿望,使得数字系统面貌焕然一新。采用ISP技术后,硬件设计变得像软件一样易于修改,硬件的功能可以随时加以修改或按预定的程序改变组态。这不仅扩展了器件的用途,缩短了系统调试周期,而且根除了对器件单独编程的环节,省却了器件编程设备,简化了目标设备的现场维护和升级工作。ISP技术还有一个特点是采用系统设计软件进行逻辑输入时,输入与所选器件无关。因此,在输入之前可选择任何一种器件,甚至可以选择一种“虚拟器件”(Virtual Device)。在输入完后,再根据仿真和适配的结果选择器件。

    ISPLSI器件是美国LATTICE公司于1992年推出的新一代高密度可编程逻辑器件,容量可达25000门,具有现场可编程门阵列(FPGA)的容量和灵活性。它采用E2CMOS工艺,时钟频率可以高达180MHz,传输延时为5ns,低功耗,电擦除,编程内容20年不丢失,100%参数测试,可以加密。器件内部有抗“锁定”电路,以防止出现CMOS器件中可能产生的有害的锁定效应。

 标签:
上一页 1 2 3 4 5 6 7 8 下一页
广告联系:010-82755684 | 010-82755685 手机版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影时代网 版权所有 关于投影时代 | 联系我们 | 欢迎来稿 | 网站地图
返回首页 网友评论 返回顶部 建议反馈
快速评论
验证码: 看不清?点一下
发表评论